Типовая схема разбираемого компенсатора на рис.2. Рассмотрим теперь не структурно, как на рис.1, а подетально его работу. Выходное напряжение стабилизатора равно разности его входного напряжения и падения напряжения между выводами эмиттера и коллектора регулирующего транзистора VT: U
вых = U
вх - U
кэ. В свою очередь, для U
кэ справедливо выражение U
кэ = U
кб + U
бэ≅ U
кб + const. Напряжение U
кб определяется падением напряжения на резисторе смещения R
см ( U
кб = I
R*R
см = U
вх - U
DAвых). Операционный усилитель включен DA включен по схеме с дифференциальным входом, поэтому его выходное напряжение U
DAвых = K
U0*(U
эт - U
R2).
Здесь K
U0 - коэффициент усиления операционного усилителя DA по напряжению. Так как цепь ООС (отрицательная обратная связь - подача сигнала с выхода на вход) в усилителе отсутствует, то из-за большого K
U0 можно считать, что во всех режимах работы U
эт - U
R2 = 0 и, следовательно, выходное напряжение стабилизатора U
вых = U
эт*(R1 +R2)/R2. Возникновение любых отклонений выходного напряжения от указанного уровня приводит к нарушению условия U
эт - U
R2 = 0. Это изменяет выходное напряжение операционного усилителя, а следовательно, и напряжение U
кб транзистора VT, компенсируя возникшие отклонения. Рассмотрим конкретнее.